Coventor公司最近已經與Cadence Design Systems公司組建成團隊,并建立起世界首個將三維MEMS設計及模擬與CMOS集成電路結合的開發環境。MEMS+IC模式已在5月18日德國慕尼黑的Cadence CDNLive EMEA會議上亮相。 在傳統的設計中,面向CMOS特定用途集成電路(ASIC)的MEMS芯片總是需要單獨進行設計,不管兩者是制作成互相分開的芯片還是被安置在同一個裸片上。此外,MEMS結構的設計通常采用三維CAD系統,當把MEMS設計轉移到半導體電路模擬器和驗證工具時,對工藝參數進行繁瑣的手工翻譯會帶來諸多不便。 而如今,Coventor已與Cadence公司合作,預先調整其新的MEMS+3-D CAD系統,與Cadence的Virtuoso原理圖編輯器進行兼容,在連接過程中可對所有的尺寸和工藝參數進行自動翻譯。MEMS+IC模式進而充分聯合了兩類設計工作,實現聯合仿真和聯合校驗。 兩個團隊合作的目標是建立起一套基于MEMS的IC工藝:其中MEMS團隊使用3D CAD技術建立MEMS機械傳感器(或執行器)模型,而IC團隊則使用EDA工具來創建與前者對應的集成電路,實現MEMS設計,并為實現MEMS機械部件的信號進出補充必要的信號處理電子電路。當IC團隊在MEMS團隊的基礎上添加完電子元件之后,可以運行聯合仿真工具(Spectre或 UltraSim)進行仿真調試。仿真和校驗完成后,即可生成最終設計報告,包括最終的參數化設計布局,提供為代工廠。 同時,Convertor設計團隊也正努力與除Virtuoso以外的其他設計環境集成,公司下一步的計劃是將其與Matlab的Simulink進行集成和兼容。 |