国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

利用FPGA解決TMS320C54x與SDRAM的接口問題

發布時間:2010-9-11 13:24    發布者:techshare
關鍵詞: FPGA , SDRAM , TMS320C54x , 接口
DSP應用系統中,需要大量外擴存儲器的情況經常遇到。例如,在數碼相機和攝像機中,為了將現場拍攝的諸多圖片或圖像暫存下來,需要將DSP處理后的數據轉移到外存中以備后用。從目前的存儲器市場看,SDRAM由于其性能價格比的優勢,而被DSP開發者所青睞。DSP與SDRAM直接接口是不可能的。

FPGA(現場可編程門陣列)由于其具有使用靈活、執行速度快、開發工具豐富的特點而越來越多地出現在現場電路設計中。本文用FPGA作為接口芯片,提供控制信號和定時信號,來實現DSP到SDRAM的數據存取。

1 SDRAM介紹

本文采用的SDRAM為TMS626812A,圖1為其功能框圖。它內部分為兩條,每條1M字節,數據寬度為8位,故存儲總容量為2M字節。



所有輸入和輸出操作都是在時鐘CLK上升沿的作用下進行的,刷新時鐘交替刷新內部的兩條RAM。TMS626812A主要有六條控制命令,它們是:條激尖/行地址入口、列地址入口/寫操作、列地址入口/讀操作、條無效、自動刷新、自動刷新。SDRAM與TMS320C54x接口中用到的命令主要有:MRS、DEAC、ACTV、WRT-P、READ-P和REFR。這里,設計目的就是產生控制信號來滿足這些命令的時序要求。關于TMS626812A的具體說明可以查看其數據手冊。

2 SDRAM與TMS320C54x之間的通用接口

圖2是DSP與SDRAM的通用接口框圖,圖中DSP I/F代表TMS320C54x端接口單元,SDRAM CNTL代表SDRAM端接口控制單元。SDRAM被設置成一次性讀寫128個字節,而DSP一次只讀寫一個字節,因而建立了兩個緩沖區B0、B1來緩存和中轉數據。B0、B1大小都為128字節,而且映射到DSP中的同一地址空間。




盡管B0、B1對應于同一地址空間,但對兩個緩沖區不能在同一時刻進行合法訪問。實際上,當B0被DSP訪問時,B1就被SDRAM訪問,反之也成立。若DSP向B1寫數據,SDRAM就從B0讀數據;而當SDRAM的數據寫到B0中時,DSP就從B1讀數據。兩者同時從同一緩沖區讀或寫都將激發錯誤。上邊所述的數據轉移方式有兩種好處:一是加速了TMS320C54x的訪問速度,二是解決了二者之間的時鐘不同步問題。

3 FPGA中的硬件設計

TMS320C54x為外部存儲器的擴展提供了下列信號:CLK、CS、AO~A15、D0~D15、RW、MATRB、ISTRB、IS,而SDRAM接收下列信號:CLK、CKE、CS、CQM、W、RAS、CAS、A0~A11。由于兩端控制信號不同,需要在DSP與SDRAM之間加上控制邏輯,以便將從DSP過來的信號解釋成SDRAM能夠接收的信號,圖3是用FPGA設計的頂層硬件接口圖。

圖中主要由三個模塊:DSP-IQ、DMA-BUF和SD-CMD。其中DSP-IO是DSP端的接口,用來解碼TMS320C54x發送的SDRAM地址和命令。DMA-BUF代表緩沖區BO、B1。SD_CMD模塊用來產生SDRAM訪問所需的各種信號。

DSP_IO模塊又包括IO_DMA、DSP_BUF和DSP_READ。IO_DMA產生SDRAM的命令信號,即圖3中的DSP_RDY、DSP_SD_RW、DSP_SD_BANK_SW、DSP_SD_ADDR[20..0]、DSP_SD_ADDR_RESET、DSP_SD_START。DSP_BUF產生訪問B0、B1的地址、數據和控制信號,圖3中指DSP_SD_BUFCLKI、DSP_SD_BUFCLKO、DSP_SD_BUFWE、DSP_SD_BUFADDR[6..0]、DSP_SD_BUFIN[7..0]。DSP-READ子模塊用來控制DSP的讀寫方向。

DMA_BUF分為B0、B1兩個緩沖區,用來進行數據傳送,每個緩沖區的輸入輸出信號包括:CLKI、CLKO、WE、ADDR[6-0]、DATA_IN[7-0]、DATA_OUT[7-0]。BANK_SW是一個開關信號,用于DSP和SDRAM對B0、B1的切換訪問。

SD_CMD模塊包括刷新、讀、寫功能。當DSP芯片發出SDRAM讀命令時,128字節的數據從SDRAM中讀出來并被存儲到B0或B1中,當DSP發出寫命令之時,128字節的數據傳到B0或B1之中并被最終寫到SDRAM中。




4 軟件設計

TMS626812A SDRAM有兩兆字節的存儲容量。所以DSP用兩個I/O地址向FPGA傳送訪問SDRAM的高低地址。此文中,該兩
個I/O地址對應用圖4中的03h(DMA_ADDH)和04h(DMA_ADDL)。另外,還有一個I/O地址(圖4中的05h)用來向FPGA傳送命令產生SDRAM訪問的信號。

DSP向SDRAM寫數據時的操作步驟如下:

(1)數據先被寫到B0或B1。

(2)SDRAM的訪問地址經由DSP的I/O地址DMA_ADDH和DMA_ADDL發送到FPGA中。

(3)DSP向FPGA發出一個命令(I/O地址為DMA_CTL)產生控制信號,使SDRAM從B0或B1中讀取數值。

DSP從SDRAM讀數據的操作步驟如下:

(1)DSP傳送訪問SDRAM的地址。

(2)DSP經由FPGA傳送一個命令,使得數據從SDRAM中讀到FPGA中。

(3)DSP從B0或B1中讀得數據。



圖4為DSP中與數據傳送相關的各類存儲器的分配情況。

具體設計時,應參考相關資料進行補充。不同的DSP與不同類型的SDRAM接口時,會有細微的區別,電路設計完畢后要進行認真而多方面的測試。
本文地址:http://www.qingdxww.cn/thread-26169-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 想要避免發生災難,就用MPLAB SiC電源仿真器!
  • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
  • Cortex-M4外設 —— TC&TCC結合事件系統&DMA優化任務培訓教程
  • 利用模擬開發工具生態系統進行安全電路設計
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 久久久久激情免费观看 | 一区在线免费 | 欧美xxxx色视频在线观看 | 毛片免费全部完整播放 | 亚洲精品国产成人中文 | 免费一级特黄视频 | 老外一级毛片免费看 | 中文字幕一区二区三区视频在线 | 久久久久毛片免费观看 | 日韩亚洲人成网站 | 日韩欧美中文字幕在线观看 | 黑人中文字幕在线精品视频站 | 日本欧美中文字幕人在线 | 青青国产成人久久激情911 | 两个人的视频免费观看 | 欧洲亚洲欧美国产日本高清 | 天天舔天天操天天干 | 手机国产日韩高清免费看片 | 日本强不卡在线观看 | 蓝军出击免费观看全集下载 | 日本欧美一级 | 天天曰天天干天天操 | 亚洲 欧美 另类中文字幕 | 这里只有精品99re在线 | 伊人久久综合热青草 | 日本在线播放视频 | 久久99精品视香蕉蕉 | 精品视频在线看 | 欧美xxxxx九色视频免费观看 | 国内视频一区 | 狠狠综合欧美综合欧美色 | 卡一卡二卡三免费专区2 | 一区二区三区四区在线视频 | 国产精品每日更新在线观看 | 国产精品啪 | 99久久精品费精品国产一区二区 | 国产99久久| 亚洲欧美婷婷 | 久久久久久久久一级毛片 | 久久亚洲成人 | 久久精品成人一区二区三区 |