恩智浦半導(dǎo)體(NXP)近日宣布,其推出的支持JESD204A標(biāo)準(zhǔn)的CGV系列數(shù)據(jù)轉(zhuǎn)換器與Xilinx 高性能Virtex-6 FPGA及低成本Spartan-6 FPGA系列實現(xiàn)互通。對設(shè)備設(shè)計者來說,可編程邏輯器件與高速轉(zhuǎn)換器之間的互通性是關(guān)鍵驗收標(biāo)準(zhǔn)之一,因為這種互通可以消除與項目進(jìn)度相關(guān)的風(fēng)險和成本問題。 恩智浦的新型JESD204A標(biāo)準(zhǔn)CGV轉(zhuǎn)換器適用于蜂窩基站和其他無線通信基礎(chǔ)設(shè)施設(shè)備,以及醫(yī)療、儀器儀表和軍事/航空航天應(yīng)用。恩智浦已開發(fā)出專門的基于Virtex FPGA 的CGV ADC和DAC互通演示及高性能數(shù)據(jù)采集參考設(shè)計/評估板,產(chǎn)品即將面市。恩智浦同時提供配有FMC互連接口的CGV ADC和DAC演示板,演示板與Virtex-6 FPGA和Spartan-6 FPGA評估板配合使用。2009年6月,恩智浦在波士頓舉行的IEEE MTT 2009國際微波研討會上首次公開展示了與Virtex FPGA互通的JESD204A標(biāo)準(zhǔn)CGV數(shù)據(jù)轉(zhuǎn)換器。恩智浦在JESD204A與Xilinx FPGA互通方面積累了超過12個月的經(jīng)驗,這是潛在客戶的一項重要考量因素。 CGV (Convertisseur Grande Vitesse) 表明恩智浦對JEDEC JESD204A接口標(biāo)準(zhǔn)的兼容、超集實施方案,具有增強速率(最高4.0 Gbps)、增強傳輸(最大100 cm)、增強功能(多DAC同步)和可靠的FPGA互通性。 具體來說,恩智浦產(chǎn)品在收發(fā)器速率(最高達(dá)4.0 Gbps,標(biāo)準(zhǔn)速率為3.125 Gbps,增幅達(dá)28%)和發(fā)射器傳輸距離(最大100 cm,標(biāo)準(zhǔn)距離為20 cm,增幅達(dá)400%)方面均有顯著提高。增強的CGV功能還包括 DAC1408D系列D/A轉(zhuǎn)換器的多器件同步(MDS),雖然相關(guān)規(guī)格尚未出臺,但在JEDEC規(guī)范中已有所涉及。恩智浦實施這一可選功能的目的,在于為LTE MIMO基站及其他高級多通道應(yīng)用創(chuàng)造條件。恩智浦的MDS實施方案最多可對16個DAC數(shù)據(jù)流進(jìn)行同步轉(zhuǎn)換,并使相位保持一致。 Virtex-6 和 Spartan-6 FPGA為Xilinx面向特定領(lǐng)域及特定市場的初級設(shè)計平臺提供了可編程硅基礎(chǔ),使設(shè)計師得以加快創(chuàng)新步伐,提高差異化水平,滿足眾多市場及應(yīng)用的需求。Virtex-6 FPGA專為高性能、計算密集型應(yīng)用而設(shè)計,具有超過1Tbps的數(shù)字信號處理帶寬和11Gbps以上的串行連接能力,具有全面的伸縮性,并經(jīng)過專門優(yōu)化,可降低系統(tǒng)的整體功耗水平。Spartan-6 FPGA在成本、功耗和性能三者之間取得了最佳平衡,首次給價格敏感的大批量市場帶來了低功耗普及型高速連接方案。 |