国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

在低成本FPGA中實(shí)現(xiàn)動(dòng)態(tài)相位調(diào)整

發(fā)布時(shí)間:2010-3-25 08:22    發(fā)布者:李寬
關(guān)鍵詞: FPGA , 調(diào)整 , 動(dòng)態(tài) , 相位
FPGA中,動(dòng)態(tài)相位調(diào)整(DPA)主要是實(shí)現(xiàn)LVDS接口接收時(shí)對(duì)時(shí)鐘和數(shù)據(jù)通道的相位補(bǔ)償,以達(dá)到正確接收的目的。 ALTERA的高端FPGA,如STRATIX(r) 系列中自帶有DPA電路,但低端的FPGA,如CYCLONE(r)系列中是沒有的。本文主要闡述如何在低端FPGA中實(shí)現(xiàn)這個(gè)DPA的功能。

實(shí)現(xiàn)架構(gòu)

在LVDS輸入接收時(shí),時(shí)鐘和數(shù)據(jù)的相位可能是不確定的,因此我們需要將時(shí)鐘的相位作出調(diào)整,使得時(shí)鐘能穩(wěn)定的采集到輸入數(shù)據(jù)。工作的核心就是用鎖相環(huán)PLL的相位調(diào)整功能,產(chǎn)生若干個(gè)時(shí)鐘的不同相位,看哪些相位能準(zhǔn)確的采集到輸入數(shù)據(jù),然后取窗口中間的一個(gè)時(shí)鐘相位,作為正常工作時(shí)的采樣時(shí)鐘。比如通過PLL產(chǎn)生0,45,90,135,……,315度8個(gè)相移的時(shí)鐘,如果0,45,90度相移的時(shí)鐘能正確采樣到輸入,那么最后選取中間相位,即45度的時(shí)鐘作為采樣時(shí)鐘。這樣接口上具有最大的時(shí)序裕量,從而保證鏈路的可靠性。圖1為這個(gè)設(shè)計(jì)的基本結(jié)構(gòu),通過PLL調(diào)整相位的接口,產(chǎn)生了時(shí)鐘的不同相位來采集數(shù)據(jù),最后選擇一個(gè)最合適的相位。

CYCLONE系列的PLL的相位調(diào)整接口時(shí)序如圖2所示,當(dāng)用戶邏輯控制phasestep, phasecounterselect與phaseupdown信號(hào)時(shí),PLL的輸出時(shí)鐘C0就改變一次相位。在QII生成PLL時(shí),用戶必須選上 create optional inputs for dynamic phase reconfigure,否則缺省是不會(huì)有這些管腳的,如圖3所示。另外必須在output clock tab中寫入phase shift step resolution的值,這樣才能確定每次相位調(diào)整的步長。

應(yīng)用實(shí)例

本例中的參考設(shè)計(jì)采用CYCLONE3器件,與ADI公司的ADS5277接口,已經(jīng)在硬件上測試過,證明是有效的。ADS5277是一款8通道高速 ADC芯片,主要用于超聲設(shè)備以及測試設(shè)備中。圖4是該參考設(shè)計(jì)電路框圖。

ADS5277送到FPGA的是一個(gè)192MHz 的時(shí)鐘,8路LVDS數(shù)據(jù),速率是384Mbps。上電復(fù)位后ADS5277發(fā)送的數(shù)據(jù)是‘0101010101……’,F(xiàn)PGA啟動(dòng)DPA電路,準(zhǔn)確確定時(shí)鐘相位后再通過控制信號(hào),使得ADS5277發(fā)送‘000000111111……’這樣的PATTERN,F(xiàn)PGA可以確定字的邊界,這一步成功以后,F(xiàn)PGA就可以通過控制信號(hào)讓ADS5277發(fā)送正常工作時(shí)的數(shù)據(jù),因?yàn)榻?jīng)過了時(shí)鐘相位調(diào)整這一過程,以后的數(shù)據(jù)采樣是非常穩(wěn)定的,不會(huì)受到溫度電壓變化來的影響。

當(dāng)然這個(gè)設(shè)計(jì)可以和所有LVDS發(fā)送芯片接口,并不只限于ADS5277。甚至可以應(yīng)用于ALTERA高端FPGA中,比如STRATIX4的帶有DPA 專用電路的管腳只分布在左右BANK,而用到這個(gè)設(shè)計(jì)的話,上下BANK的IO也能使用。DPA設(shè)計(jì)所消耗的邏輯資源是非常小的,選用器件為 3C16F256C8, 如表1所示。


圖1、在FPGA中實(shí)現(xiàn)DPA設(shè)計(jì)架構(gòu)。


圖2、PLL的相位調(diào)整接口時(shí)序。


圖3、


圖4、參考設(shè)計(jì)電路框圖。


表1、資源消耗



作者:Altera公司 林斌 蔡海寧
來源:Altera公司
本文地址:http://www.qingdxww.cn/thread-9862-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點(diǎn)和對(duì)其真實(shí)性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評(píng)論 登錄 | 立即注冊(cè)

廠商推薦

  • Microchip視頻專區(qū)
  • Dev Tool Bits——使用MPLAB® Discover瀏覽資源
  • Dev Tool Bits——使用條件軟件斷點(diǎn)宏來節(jié)省時(shí)間和空間
  • Dev Tool Bits——使用DVRT協(xié)議查看項(xiàng)目中的數(shù)據(jù)
  • Dev Tool Bits——使用MPLAB® Data Visualizer進(jìn)行功率監(jiān)視
  • 貿(mào)澤電子(Mouser)專區(qū)

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號(hào) | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表
主站蜘蛛池模板: 免费91视频| 日本亚洲天堂网 | 亚洲好视频| 欧美视频一区二区三区精品 | 国产精品国产香蕉在线观看网 | 2021国产精品自拍 | 99精品国产自在现线观看 | 国产亚洲第一 | 日韩视频一区二区三区 | 日韩大片免费看 | 久久综合第一页 | 无遮挡又黄又刺激的视频 | 日韩精品视频福利资源站 | 亚洲成人综合在线 | 亚洲欧美日韩精品高清 | 200款禁用软件永久无限大全 | 日产精品1卡二卡三卡乱码在线 | 四虎最新网址在线观看 | 国产日本亚洲欧美 | 国产在线观看午夜不卡 | 日韩国产成人精品视频人 | 女人特黄大aaaaaa大片 | 欧美视频免费 | 国产中文一区 | 国产成人91激情在线播放 | 四虎影视久久久免费 | 日韩在线免费视频 | 欧美成人精品在线 | 中文国产成人精品少久久 | 美国农夫激情在线综合 | 久热爱免费精品视频在线播放 | 五月婷婷婷婷婷 | 南京巨根无套操到你窒息 | 欧美久久超级碰碰碰二区三区 | 三级a毛片 | 国产高清免费 | 亚洲人xxx日本人18 | 特级做a爰片毛片免费看一区 | 一区二区精品在线观看 | 特级做a爰片毛片免费看 | 亚洲欧美日韩国产专区一区 |