国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

基于梯形圖VHDL的CPLD開發(fā)方法研究

發(fā)布時間:2010-9-2 09:35    發(fā)布者:techshare
關鍵詞: CPLD , VHDL , 梯形圖
順序控制邏輯電路廣泛應用于機器人、全自動家用電器、工業(yè)自動化設備及其它自動化裝置中,它常采用CPLD器件進行設計與實現(xiàn)。

如果直接采用原理圖輸入工具或VHDL語言描述的方法來設計順序控制邏輯電路,則設計效率不高。這是因為順序控制邏輯電路中包含大量的I/O信號,控制邏輯就是這些I/O信號的邏輯組合,這些I/O信號在整個控制邏輯中會被大量引用,而原理圖輸入工具中的元件如邏輯門和觸發(fā)器等的輸入引腳數(shù)是固定的,邏輯引用不夠靈活,同時,I/O信號的大量引用又會使連線過于復雜。VHDL是一種文本設計工具,不是順序控制邏輯電路設計的專用工具,直接用它編寫的順序控制邏輯程序結構零亂,不夠直觀,編程及調試效率都不高。

梯形圖的原理與特性

梯形圖是可編程邏輯控制器(PLC)實現(xiàn)順序控制邏輯的專用設計工具,用梯形圖描述的控制邏輯非常直觀易懂。梯形圖工具使用簡便,開發(fā)效率高,對電路設計者的要求很低,因此,電路設計者可以將更多精力用在順序控制邏輯功能的實現(xiàn)與優(yōu)化上。



圖1 典型的順序控制邏輯電路的梯形圖

梯形圖以兩根平行的豎線分別表示電源線和地線,在這兩根豎線之間,用橫線表示電氣連接線,將各種代表邏輯量(“ON”或“OFF”)的元件觸點及輸出執(zhí)行元件的線圈用橫線串接成一條電氣回路。多條這樣的回路并列在一起,形狀如同階梯,就構成了實現(xiàn)所需順序控制邏輯的梯形圖。

一個典型的順序控制電路的梯形圖如圖1所示。在梯形圖的每個回路中,當所有串聯(lián)的觸點全部都處于“ON”狀態(tài)時,回路就處于導通狀態(tài),回路末端的輸出執(zhí)行元件線圈被接通。例如,當X0為“ON”,X1為“OFF”時,執(zhí)行元件Y0就被接通,產(chǎn)生輸出動作。執(zhí)行元件不能多個串聯(lián),其觸點所代表的邏輯量可以在梯形圖中被多次反復引用。電路的各I/O信號也可以在梯形圖中被多次反復引用。

梯形圖-VHDL設計方法

如果將梯形圖法應用于CPLD開發(fā)中,采用基于梯形圖的VHDL設計方法,就可將兩種設計工具的長處相結合,從而提高順序邏輯電路設計開發(fā)的效率,簡化設計難度。

梯形圖-VHDL設計方法的總體思路是,將開發(fā)過程分為兩個階段:第一階段先采用梯形圖對順序邏輯電路的邏輯進行描述和設計,第二階段通過VHDL語言來實現(xiàn)梯形圖的邏輯功能,并通過CPLD專用的開發(fā)軟件對所設計的邏輯進行仿真調試。

在這里,梯形圖的作用是作為順序邏輯電路的邏輯原型,是VHDL語言編程的依據(jù)。用梯形圖完成的是電路的邏輯功能設計,而VHDL語言程序用于實現(xiàn)其邏輯功能。二者分工協(xié)作,相得益彰。其中梯形圖-VHDL設計方法的關鍵在于梯形圖的VHDL語言描述。

梯形圖的VHDL描述方法

梯形圖由三種要素構成,即輸入信號、輸出執(zhí)行元件和連接線。在VHDL程序中必須采用特殊方法對這三要素進行有效的描述。

(1)輸入信號Xi(i=0,1,…,M)

M個輸入信號必須在實體的端口說明語句(PORT語句)中予以說明。在PORT語句中,各輸入信號可以單獨說明,也可將一組或一類輸入信號用一個標準位向量(STD_LOGIC_VECTOR)說明。

可以規(guī)定輸入信號為邏輯“1”時,其狀態(tài)為“ON”;而為邏輯“0”時,其狀態(tài)為“OFF”。梯形圖中對輸入信號Xi的引用對應于VHDL程序中對Xi的直接引用,而梯形圖中對的引用則對應于VHDL程序中對(NOT Xi)
的引用。

(2)輸出執(zhí)行元件Yj(j=0,1,…,N)

N個輸出執(zhí)行元件(即輸出信號)也必須在實體的端口說明語句(PORT語句)中予以說明。如果某輸出信號在梯形圖中的其它位置需要被引用,則在PORT語句中必須將其端口模式設置為“BUFFER(輸出并向內部反饋)”。在PORT語句中,各輸出信號可以單獨說明,也可將一組或一類輸出信號用一個標準位向量(STD_LOGIC_VECTOR)說明。

可以規(guī)定輸出信號為邏輯“1”時,其狀態(tài)為“ON”;而為邏輯“0”時,其狀態(tài)為“OFF”。梯形圖中對輸出信號Yj的引用對應于VHDL程序中對Yj的直接引用,而梯形圖中對的引用則對應于VHDL程序中對(NOT Yj)的引用。

(3)連接線

梯形圖中的連接線有四種:回路最左側的橫線為回路起始線(母線);回路中部的橫線為“與”邏輯連接線;回路中部的豎線為“或”邏輯連接線;回路右側與輸出執(zhí)行元件相連的線為輸出線。

在VHDL程序中,可用“與”邏輯運算符“AND”代替梯形圖中的“與”邏輯連接線,用“或”邏輯運算符“OR” 替梯形圖中的“或”邏輯連接線,用信號賦值運算符“<=” 代替梯形圖中的輸出線。

這樣,梯形圖中的每一個電氣回路都可很方便地用一條對輸出信號的賦值語句來描述。賦值語句的左邊是輸出信號,右邊是一個由各輸入/輸出信號及與/或運算符構成的邏輯表達式。

雖然在VHDL程序中也可以用IF分支語句來描述梯形圖各回路中信號的邏輯關系,但這樣會使程序結構很雜亂,調試很困難,可讀性也較差,因此不推薦用IF語句來描述梯形圖回路中的邏輯,而建議采用邏輯表達式給輸出信號賦值的描述方法。

對于梯形圖中那些不向外輸出信號的內部元件來說,如定時器、狀態(tài)寄存器、移位寄存器等,可采用元件例化語句調用有關的庫元件功能進行描述,并在結構體中為其輸出聲明一個中間信號。當這類元件有輸出信號時,將其輸出信號賦值給聲明好的中間信號,電路中其它位置就可對該中間信號或者它的取反信號進行引用。

通過以上各描述方法,就可將用梯形圖設計的電路邏輯原型方便地逐行轉換為VHDL程序。在進行電路邏輯功能設計時,就不必為VHDL程序的語法和程序結構花費過多的時間,能更加專注于電路邏輯功能設計與優(yōu)化,同時也使所編寫的VHDL程序邏輯更加清晰,可讀性更好。

應用實例

以下通過圖1所示的典型的順序控制電路的實例來說明梯形圖的VHDL描述方法。

在圖1中,X0、X2和X4分別是三個輸出回路的啟動信號,X1、X3和X5分別是三個輸出回路的停止信號,Y0、Y1和Y2分別是三個輸出回路的輸出執(zhí)行元件。只有當Y0啟動輸出后,才允許Y1啟動;只有當Y1啟動輸出后,才允許Y2啟動。reset為CPLD芯片的上電復位信號,低電平有效。

實現(xiàn)該電路控制的VHDL程序邏輯如下:

LIBRARY ieee;
USE ieee.std_logic_1164.all;
ENTITY sequence IS
PORT(X0, X1, X2, X3, X4, X5: IN STD_LOGIC;
RESET: IN STD_LOGIC;
Y0, Y1, Y2 : BUFFER STD_LOGIC);
END sequence;
ARCHITECTURE ladder OF sequence IS
BEGIN
PROCESS(RESET, X0,X1,X2,X3,X4,X5)
BEGIN
IF (RESET='0') THEN
Y0<
='0'; Y1<='0'; Y2<='0';
ELSE
Y0<=(X0 OR Y0)AND (NOT X1);
Y1<=(X2 OR Y1)AND (NOT X3)AND Y0;
Y2<=(X4 OR Y2)AND (NOT X5)AND Y1;
END IF;
END PROCESS;
END ladder;

利用MAX+PLUS II的定時仿真工具對上面的程序進行仿真,結果如圖2所示。從時序仿真的結果可以看到,電路的輸出邏輯與梯形圖原型的邏輯完全一致。

結語

本文通過對一個典型順序控制電路梯形圖的VHDL程序設計與時序仿真,表明梯形圖-VHDL設計方法是正確可行的。梯形圖法的引入使VHDL程序的設計得到簡化,所設計出的程序結構簡練,輸出邏輯表達清楚。梯形圖與VHDL程序分工明確,電路邏輯功能設計的工作由梯形圖來承擔,而VHDL程序只需負責對梯形圖的邏輯功能進行描述并生成CPLD的下載文件。這樣,對兩種設計工具各取所長,就使得用CPLD開發(fā)順序邏輯控制電路和系統(tǒng)的效率得到提高。
本文地址:http://www.qingdxww.cn/thread-25110-1-1.html     【打印本頁】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據(jù)著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區(qū)
  • 我們是Microchip
  • Cortex-M4外設 —— TC&TCC結合事件系統(tǒng)&DMA優(yōu)化任務培訓教程
  • 更佳設計的解決方案——Microchip模擬開發(fā)生態(tài)系統(tǒng)
  • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
  • 貿澤電子(Mouser)專區(qū)
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 婷婷色影院 | 成人国产三级精品 | 8848com四虎 | 五月婷婷中文 | 久久网站免费观看 | 2018国产精品 | 欧美视频在线免费看 | 亚洲黄色片网站 | 一区二区三区在线观看视频 | 日韩污网站 | 欧美va在线视频 | 99久久影院| 午夜视频免费国产在线 | 欧美高清一区二区 | 九九精品视频一区二区三区 | 欧美成人高清视频 | 免费在线观看一区二区 | 中文字幕在线播放量 | 奇米精品一区二区三区在线观看 | 黄免费视频 | 国产色婷婷亚洲 | 四虎影视色费永久在线观看 | 五月天福利 | 免费欧美黄色片 | 免费三级在线观看 | 亚洲第一综合网站 | 色欲麻豆国产福利精品 | 国产一级在线播放 | www.精品视频 | 亚洲三级在线播放 | 啦啦啦www视频高清在线观看 | 91精品综合久久久久久五月天 | 国产精品自在自线 | 免费观看国产一区二区三区 | 国产三级在线观看视频不卡 | 久久久久成人精品一区二区 | 变态 调教 视频 国产九色 | 好男人影视官网在线www | 亚洲欧美一区二区三区九九九 | 大伊人青草狠狠久久 | 亚洲国产成人综合精品2020 |