国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

MCS-51單片機(jī)與FPGA接口的邏輯設(shè)計(jì)

發(fā)布時(shí)間:2010-11-6 19:19    發(fā)布者:conniede
關(guān)鍵詞: FPGA , MCS-51 , VHDL , 單片機(jī)
1 引言

FPGA是一種新興的可編程邏輯器件,可以取代現(xiàn)有的全部微機(jī)接口芯片,實(shí)現(xiàn)微機(jī)系統(tǒng)中的存儲(chǔ)器、地址譯碼等多種功能,具有更高的密度、更快的工作速度和更大的編程靈活性,被廣泛應(yīng)用于各種電子類產(chǎn)品中。在功能上,單片機(jī)具有性價(jià)比高、功能靈活、易于人機(jī)對(duì)話、強(qiáng)大的數(shù)據(jù)處理能力等特點(diǎn);而FPGA則具有高速、高可靠性以及開發(fā)便捷、規(guī)范等特點(diǎn),因此兩類器件相結(jié)合的電路結(jié)構(gòu)將在許多高性能儀器儀表和電子產(chǎn)品中被廣泛應(yīng)用。基于這種需求,本文設(shè)計(jì)了MCS-51單片機(jī)與FPGA的總線接口邏輯電路,實(shí)現(xiàn)了單片機(jī)與FPGA數(shù)據(jù)與控制信息的可靠通信,使FP—GA與單片機(jī)優(yōu)勢(shì)互補(bǔ),組成靈活的、軟硬件都可現(xiàn)場(chǎng)編程的控制系統(tǒng)。

2 單片機(jī)與FPGA的接口方式

單片機(jī)與FPGA的接口方式一般有兩種,即總線方式與獨(dú)立方式。MCS-51單片機(jī)具有很強(qiáng)的外部總線擴(kuò)展能力,利用片外三總線結(jié)構(gòu)很容易實(shí)現(xiàn)單片機(jī)與FPGA的總線接口,而且單片機(jī)以總線方式與FPGA進(jìn)行數(shù)據(jù)與控制信息通信也有許多優(yōu)點(diǎn):速度快;節(jié)省PLD芯片的I/O口線;相對(duì)于非總線方式,單片機(jī)編程簡捷,控制可靠;在FPGA中通過邏輯切換,單片機(jī)易于與SRAM或ROM接口。

單片機(jī)與FPGA以總線方式通信的邏輯設(shè)計(jì),重要的是要詳細(xì)了解單片機(jī)的總線讀寫時(shí)序,根據(jù)時(shí)序圖來設(shè)計(jì)邏輯結(jié)構(gòu),其通信的時(shí)序必須遵循單片機(jī)內(nèi)固定的總線方式讀/寫時(shí)序。FPGA的邏輯設(shè)計(jì)也相對(duì)比較復(fù)雜,在程序設(shè)計(jì)上必須與接口的單片機(jī)程序相結(jié)合,嚴(yán)格安排單片機(jī)能訪問的I/O空間。單片機(jī)以總線方式與FPGA進(jìn)行數(shù)據(jù)通信與控制時(shí),其通信工作時(shí)序是純硬件行為,速度要比前一種方式快得多,另外若在FPGA內(nèi)部設(shè)置足夠的譯碼輸出,單片機(jī)就可以僅通過19根I/O線在FPGA與單片機(jī)之間進(jìn)行通信和控制信息交換,這樣可以節(jié)省FPGA芯片的I/O線。其原理圖如圖1所示。


2 總線接口邏輯設(shè)計(jì)

2.1 接口設(shè)計(jì)思想

單片機(jī)與CPLD/FPC,A以總線方式通信的邏輯設(shè)計(jì),重要的是要詳細(xì)了解單片機(jī)的總線讀寫時(shí)序,根據(jù)時(shí)序圖來設(shè)計(jì)邏輯結(jié)構(gòu)。MCS-51系列單片機(jī)的時(shí)序圖如圖2所示。


ALE為地址鎖存使能信號(hào),可利用其下降沿將低8位地址鎖存于FPGA中的地址鎖存器(LATCH_ADDRES)中;當(dāng)ALE將低8位地址通過P0鎖存的同時(shí),高8位地址已穩(wěn)定建立于P2口,單片機(jī)利用讀指令允許信號(hào)PSEN的低電平從外部ROM中將指令從P0口讀入,由時(shí)序圖可見,其指令讀入的時(shí)機(jī)是在PSEN的上升沿之前。接下來,由P2口和P0口分別輸出高8位和低8位數(shù)據(jù)地址,并由ALE的下降沿將P0口的低8位地址鎖存于地址鎖存器。若需從FPGA中讀出數(shù)據(jù),單片機(jī)則通過指令“MOVXA,@DPTR”使RD信號(hào)為低電平,由P0口將鎖存器中的數(shù)據(jù)讀入累加器A;但若欲將累加器A的數(shù)據(jù)寫進(jìn)FPGA,則需通過指令“MOVx DPTR,A”和寫允許信號(hào)WR。這時(shí),DPTR中的高8位和低8位數(shù)據(jù)作為高、低8位地址分別向P2和P0口輸出,然后由WR的低電平并結(jié)合譯碼,將累加器A的數(shù)據(jù)寫入圖中相關(guān)的鎖存器。

通過對(duì)MCS-51單片機(jī)總線讀/寫時(shí)序的分析,設(shè)計(jì)了圖3所示的接口電路。在FPGA中,設(shè)計(jì)了兩個(gè)模塊:一個(gè)是總線接口模塊,負(fù)責(zé)單片機(jī)與FPGA的總線接口邏輯;另一個(gè)是寄存器單元及外部接口模塊,運(yùn)用總線接口模塊來操作此模塊。



在總線應(yīng)用時(shí),MCS-51單片機(jī)的P0口是作為地址/數(shù)據(jù)總線分時(shí)復(fù)用的,因此應(yīng)在總線接口模塊中設(shè)計(jì)一個(gè)三態(tài)緩沖器,實(shí)現(xiàn)P0口的三態(tài)接口;又因MCS-51單片機(jī)在訪問外部空間時(shí),它的地址為16位,因此借助地址鎖存使能信號(hào)ALE在FPGA中實(shí)現(xiàn)高8位與低8位地址的編碼,組合成16位地址,然后再根據(jù)MCS-51單片機(jī)的讀/寫信號(hào),實(shí)現(xiàn)對(duì)FPGA的讀寫操作。

在接口設(shè)計(jì)中,采用了VHDL語言實(shí)現(xiàn)其接口邏輯。用VHDL語言編寫,往往比較方便和嚴(yán)謹(jǐn),注意整個(gè)過程的邏輯思路,并且盡量避免語言的冗余,造成比較長的延時(shí)。-

MCS-51單片機(jī)與FPGA的通信讀寫電路的部分程序

本文地址:http://www.qingdxww.cn/thread-36991-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點(diǎn)和對(duì)其真實(shí)性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評(píng)論 登錄 | 立即注冊(cè)

廠商推薦

  • Microchip視頻專區(qū)
  • PIC18-Q71系列MCU概述
  • 安靜高效的電機(jī)控制——這才是正確的方向!
  • 想要避免發(fā)生災(zāi)難,就用MPLAB® SiC電源仿真器!
  • 5分鐘詳解定時(shí)器/計(jì)數(shù)器E和波形擴(kuò)展!
  • 貿(mào)澤電子(Mouser)專區(qū)

相關(guān)在線工具

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號(hào) | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表
主站蜘蛛池模板: 成人在线手机视频 | 久久美女 | www亚洲国产| 向日葵在线观看视频免费2019 | 欧美不卡视频在线 | 日本欧美一区二区三区片 | 亚洲一区二区三区高清 | 日日夜夜操操 | 青青青国产精品手机在线观看 | 99热在这里只有精品 | 正在播放淫亚洲 | 午夜网站免费版在线观看 | 久久国产福利 | 国产在线观看午夜不卡 | 日本高清精品 | 伊人网大| 日韩在线观看网站 | 国产精品自产拍在线网站 | fc2ppv成年免费视频观看 | 成年免费大片黄在线观看一 | 天天操穴| 欧美1819 | 亚洲精品亚洲人成在线观看麻豆 | 国产区视频在线观看 | 黄片毛片免费看 | 2022麻豆福利午夜久久 | 在线视频国产99 | 欧美一区二区在线视频 | 国产不卡免费视频 | 狠狠色综合色综合网站久久 | 手机看片国产日韩 | 国产激情影院 | 国产成人精品高清不卡在线 | 欧美一区二区三区日韩免费播 | eeuss影院eeuss天堂 | 97在线播放 | 国产高清在线观看 | 欧美大片免费观看 | 久久精品亚洲牛牛影视 | 精品国产品国语在线不卡丶 | 欧美一区二区三区精品影视 |