国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

基于系統(tǒng)芯片ZSU32的SoC芯片設(shè)計(jì)

發(fā)布時(shí)間:2010-11-24 16:26    發(fā)布者:eetech
關(guān)鍵詞: SoC , ZSU32 , 芯片
本文針對中山大學(xué)ASIC設(shè)計(jì)中心自主開發(fā)的一款系統(tǒng)芯片ZSU32,以Synopsys公司的Design Compiler為綜合工具,探索了對SoC芯片進(jìn)行綜合的設(shè)計(jì)流程和方法,特別對綜合過程的時(shí)序約束進(jìn)行了詳細(xì)討論,提出了有效的綜合約束設(shè)置方案。

1 時(shí)序約束原理

同步電路是大多數(shù)集成電路系統(tǒng)的主流選擇。同步電路具有工作特性簡單、步調(diào)明確、抗干擾能力強(qiáng)等特點(diǎn)。但是,因?yàn)樗械臅r(shí)序元件受控于一個(gè)特定的時(shí)鐘,所以數(shù)據(jù)的傳播必須滿足一定的約束以便能夠保持與時(shí)鐘信號步調(diào)一致。

設(shè)置建立時(shí)間(setup time)約束可以滿足第一個(gè)條件:




2 ZSU32系統(tǒng)芯片的結(jié)構(gòu)

ZSU32芯片內(nèi)置32 bit MIPS體系處理器作為CPU,具備兩路獨(dú)立的指令和數(shù)據(jù)高速緩存,CPU內(nèi)部有獨(dú)立的DSP協(xié)處理器和浮點(diǎn)協(xié)處理器,同時(shí)集成了LCD控制器、MPEG硬件加速器、AC97控制器、SRAM控制器、NAND Flash控制器、SATA高速硬盤控制器、以太網(wǎng)MAC控制器等,并具有I2C、I2S、SPI、、UART、GPIO等多種接口模塊。

3 ZSU32系統(tǒng)芯片的約束設(shè)置與邏輯綜合

ZSU32系統(tǒng)芯片的綜合采取自底向上的策略,先局部后整體。首先將當(dāng)前工作層次設(shè)置為系統(tǒng)芯片的某個(gè)子模塊,然后對該子模塊添加各項(xiàng)具體約束,接著完成子模塊的綜合。依次對各子模塊重復(fù)上述綜合流程,當(dāng)各個(gè)模塊都順利通過了初次綜合后,通過set_dont_touch_network命令將模塊中的關(guān)鍵路徑和時(shí)鐘線網(wǎng)保護(hù)起來,然后做一次全局優(yōu)化,檢查是否滿足時(shí)序等各方面的設(shè)計(jì)要求,達(dá)到要求就可以輸出最終的網(wǎng)表和各項(xiàng)綜合報(bào)告。

3.1 設(shè)定工藝庫和參考庫

設(shè)置Design Compiler運(yùn)行所使用的庫:目標(biāo)庫(target_library)、鏈接庫(link_library)、可綜合庫(synthetic_library)、符號庫(symbol_library)。其中的目標(biāo)庫中包含了標(biāo)準(zhǔn)單元庫、RAM單元庫、I/O單元庫、PLL單元庫等,通常是由芯片代工廠家提供。系統(tǒng)芯片ZSU32采用的是中芯國際的0.18 ?滋m CMOS工藝庫,所以在設(shè)置時(shí)就把目標(biāo)庫指向該工藝庫。

#設(shè)置目標(biāo)工藝庫

set target_library SMIC.db

3.2 讀入RTL設(shè)計(jì)與設(shè)置工作環(huán)境

讀入RTL設(shè)計(jì)通常有自頂向下或者自底向上2種方式。因?yàn)閆SU32模塊眾多,所以采用自底向上的讀入方式。首先讀入各個(gè)子模塊,并分別編譯;然后更改層次,編譯上一層的模塊;最后會合成整個(gè)系統(tǒng)。

讀入設(shè)計(jì)后,首先設(shè)置芯片的工作環(huán)境,根據(jù)采用的工藝庫提供的環(huán)境和線網(wǎng)負(fù)載模型,可以通過set_operating_condition和set_wire_load_model命令進(jìn)行設(shè)置。以下是ZSU32綜合環(huán)境的頂層環(huán)境設(shè)置:

#設(shè)置工作環(huán)境

set_operating_condition smic18_typ;

#設(shè)置線網(wǎng)負(fù)載模型

set_wire_load_model smic18_wl30;

3.3 時(shí)序約束

3.3.1 時(shí)鐘定義

時(shí)鐘是整個(gè)時(shí)序約束的起點(diǎn)。系統(tǒng)芯片ZSU32將外部輸入時(shí)鐘和PLL模塊輸入時(shí)鐘作為源時(shí)鐘:ext_clk_i和pll_clk_i。通過對這2個(gè)源時(shí)鐘信號的分頻或者倍頻,產(chǎn)生了各個(gè)子模塊的時(shí)鐘信號。

#定義源時(shí)鐘ext_clk,周期16 ns

create_clock-name ext_clk-period

16 [get_ports {ext_clk_i}];

在SoC芯片內(nèi)部,子模塊的時(shí)鐘實(shí)際是經(jīng)過源時(shí)鐘分頻或者倍頻得到的,使用create_generated_clock命令來建立子模塊時(shí)鐘。

#設(shè)置一個(gè)2倍頻時(shí)鐘clk_main,

#其源時(shí)鐘是pll_clk_i

create_generated_clock -name clk_main

-multiply_by 2 -source pll_clk_i;

3.3.2 多時(shí)鐘域約束

時(shí)序檢查默認(rèn)以一個(gè)時(shí)鐘周期為界,但對于ZSU32系統(tǒng)芯片,存在著一些多周期路徑,在這些路徑上,數(shù)據(jù)不需要在單時(shí)鐘周期內(nèi)到達(dá)終點(diǎn)。例如,clk30mhz和clk10mhz是同源的同步時(shí)鐘,前者頻率是后者的3倍,對從clk10mhz時(shí)鐘域向clk30mhz時(shí)鐘域傳輸數(shù)據(jù)的路徑,采用如下命令:

#按照3個(gè)周期(clk30mhz)進(jìn)行

#建立時(shí)間約束

set_multicycle_path 3 -setup -start

-from clk10mhz -to clk30mhz;

對于異步時(shí)鐘域之間的路徑,不用進(jìn)行同步的時(shí)序檢驗(yàn),應(yīng)該將其定義為偽路徑(false path),這樣在邏輯綜合時(shí)就不必浪費(fèi)資源去優(yōu)化。

#將異步時(shí)鐘e_clk和p_clk 之間的路徑設(shè)置為偽路徑

set_false_path -from e_clk –to p_clk;

set_false_path -from p_clk -to e_clk;

3.3.3 時(shí)鐘偏移

芯片中時(shí)鐘經(jīng)過不同的傳輸路徑,由于每條路經(jīng)延時(shí)不一,導(dǎo)致從時(shí)鐘源到達(dá)各個(gè)寄存器的始終輸入端的相位差。這種由于空間分布而產(chǎn)生的偏差叫做時(shí)鐘傾斜(clock skew)。此外,由于溫漂、電子漂移的隨機(jī)性,使時(shí)鐘信號的邊沿可能超前也可能滯后。這種具有時(shí)間不確定性的偏移稱為時(shí)鐘抖動(clock jitter)。偏移導(dǎo)致時(shí)鐘信號到達(dá)各個(gè)觸發(fā)器的時(shí)鐘引腳的時(shí)間不一致,需要給予約束。

#設(shè)置時(shí)鐘偏移為0.4 ns

set_clock_uncertainty 0.4 [all_clocks];

3.4 端口約束

SoC芯片通過大量輸入和輸出端口與外界進(jìn)行信息的傳輸,端口約束主要用于約束頂層端口相連的片內(nèi)組合邏輯,包括確定輸入延時(shí)、輸出延時(shí)、輸出負(fù)載、輸出扇出負(fù)載、輸入信號躍遷時(shí)間等。

3.4.1 端口延時(shí)

輸入延時(shí)是指外部邏輯到電路輸入端口的路徑延時(shí)。輸出延時(shí)是指輸出端口到外部寄存器的路徑延時(shí)。

設(shè)置范例如下:

#設(shè)置端口pci_ad13的輸入延時(shí)為4.8 ns

set_input_delay 4.8 -clock clk_main

[get_ports {pci_ad13}];

#設(shè)置端口pci_ad16的輸出延時(shí)為3.6 ns

set_output_delay 3.6 -clock clk_main

[get_ports{pci_ad16};

3.4.2 端口的驅(qū)動與負(fù)載

端口的驅(qū)動和負(fù)載特性通過設(shè)置輸入驅(qū)動單元、輸入輸出負(fù)載值以及信號躍遷時(shí)間等來描述。范例如下:

#設(shè)置端口a7的驅(qū)動單元是BUFX2

set_drive_cell -lib_cell BUFX2 -pin

[get_ports {a7}];

#設(shè)置端口d17的負(fù)載值為20 pf

set_load -pin_load 20 [get_ports {d17}];

#設(shè)置端口d0的輸入信號上升時(shí)間是0.5 ns

set_input_transition -rise -min 0.5

[get_ports {d0}];

3.5 面積和功耗約束

Design Compiler的綜合以時(shí)序優(yōu)先,即優(yōu)化完約束后才根據(jù)約束優(yōu)化面積和功耗。初次綜合時(shí)很難對面積進(jìn)行評估,所以在第一次綜合時(shí)設(shè)置優(yōu)化目標(biāo)為0,表示在滿足時(shí)序約束的情況下最大努力地減小面積。待綜合報(bào)告出來之后,根據(jù)初步的面積和功耗報(bào)告,修改數(shù)值,從而進(jìn)一步優(yōu)化。

#面積設(shè)置

set_max_area 0;

#功耗的約束做類似的處理:

set_max_total_power 0;
本文地址:http://www.qingdxww.cn/thread-41518-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點(diǎn)和對其真實(shí)性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區(qū)
  • Dev Tool Bits——使用MPLAB® Discover瀏覽資源
  • Dev Tool Bits——使用條件軟件斷點(diǎn)宏來節(jié)省時(shí)間和空間
  • Dev Tool Bits——使用DVRT協(xié)議查看項(xiàng)目中的數(shù)據(jù)
  • Dev Tool Bits——使用MPLAB® Data Visualizer進(jìn)行功率監(jiān)視
  • 貿(mào)澤電子(Mouser)專區(qū)

相關(guān)在線工具

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表
主站蜘蛛池模板: 国产日产欧产麻豆精品精品推荐 | 麻豆视频免费在线 | 日韩在线视频免费不卡一区 | 国产一级特黄aa大片高清 | 55夜色66夜色国产亚洲精品区 | 91成人在线观看视频 | 欧美日韩一区二区三区视频播 | 99热这里只有精品6免费 | 国产亚洲一欧美一区二区三区 | 国产成人亚洲综合一区 | 天天插在线视频 | 亚洲成a人片在线观看导航 亚洲成a人片77777老司机 | 欧美高清日本三级人妇 | 天堂网在线www资源网 | 国产精品久久久久国产精品 | 99久久精品免费看国产麻豆 | 日本精品视频 | 久久99精品九九九久久婷婷 | 91video| 天天拍天天干天天操 | 亚洲另类天天更新影院在线观看 | 国产在线精品一区二区高清不卡 | 欧美亚洲另类综合 | 搞黄视频免费看 | 欧美三级视频 | 国产精品麻豆综合在线 | 天天射美女 | 青青在线国产视频 | 国产高清不卡一区二区三区 | 99久久99这里只有免费的精品 | 窝窝影院午夜色在线视频 | 国产色91 | 久久夜色精品国产 | 久久精品国产2020 | 欧美激情亚洲 | 久久综合一区 | 啦啦啦手机在线播放视频 | 精品伊人久久久99热这里只 | 手机看片日韩日韩国产在线看 | 麻豆18在线播放 | 1024你懂的国产精品 |