国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

ADC 建模工具加快評估過程

發(fā)布時(shí)間:2015-2-9 13:17    發(fā)布者:eechina
關(guān)鍵詞: ADC , 建模
作者:Umesh Jayamohan

簡介


消費(fèi)者對更快、更智能和更好產(chǎn)品的需求將創(chuàng)新推到了前所未有 的高度。因此,系統(tǒng)設(shè)計(jì)人員面臨著共同的困境:在已知平臺上設(shè)計(jì)新產(chǎn)品,只進(jìn)行遞增改變;或者使用全新平臺和最先進(jìn)的產(chǎn)品和功能。前者可能設(shè)計(jì)速度較快,風(fēng)險(xiǎn)較小,但收益較低;而后者用途更廣泛、功能更佳且價(jià)值更高,但風(fēng)險(xiǎn)較高。

現(xiàn)在,一套新的仿真工具使得可在軟件中快速地進(jìn)行原型制作,從而最大程度地降低開發(fā)風(fēng)險(xiǎn),讓設(shè)計(jì)人員可以充滿自信,相信其設(shè)計(jì)的新產(chǎn)品能按預(yù)期工作。該軟件讓設(shè)計(jì)人員可以深入了解各個(gè)產(chǎn)品(例如數(shù)模轉(zhuǎn)換器、時(shí)鐘IC 和放大器)的能力,并且可整合各個(gè)器件(ADC 和時(shí)鐘等),而不必獲取實(shí)際元件。設(shè)計(jì)人員可先進(jìn)行軟件評估,然后再決定是否要采購硬件,從而節(jié)省了時(shí)間和金錢。

本文說明了ADIsimADC™、ADIsimCLK™和VisualAnalog®軟件 套件的多功能特性,該套件可預(yù)測與采樣時(shí)鐘結(jié)合時(shí)ADC 的性 能。示例采用16 位、250 MSPS 數(shù)模轉(zhuǎn)換器AD9467 和低抖動時(shí) 鐘發(fā)生器AD9523-1。第一部分說明了軟件評估,其中模擬了ADC 性能隨頻率的變化情況并展示了如何在軟件中連接各器件。第二 部分詳細(xì)說明了如何使用評估板和SPIController 軟件進(jìn)行實(shí)際硬 件設(shè)置。示例中為AD9467 提供的時(shí)鐘速率是245.76 MSPS。 AD9523-1 評估板采用交互式圖形用戶界面(GUI)來配置時(shí)鐘輸出。

使用ADIsimADC 和ADIsimCLK 進(jìn)行協(xié)同仿真

首先,下載并安裝VisualAnalog 和AD9523-1 評估軟件。ADIsimADC隨VisualAnalog 一起提供。啟動VisualAnalog 時(shí),將出現(xiàn)彈出窗口,要求用戶選擇畫布,如圖1 所示。


圖1. VisualAnalog 的"New Canvas"(新建畫布)窗口

AD9467 的ADIsimADC 模型位于ADC→Single(單通道)→AD9467菜單選項(xiàng)中。圖2 顯示了ADIsimADC 的FFT 均值畫布。


圖2. ADIsimADC 畫布,所示為9.7 MHz 時(shí)AD9467 的單音FFT

設(shè)置ADIsimADC 以預(yù)測ADC 行為

在單音發(fā)生器(Tone Generator)模塊上輸入頻率,然后點(diǎn)擊制 表(Tab)鍵。ADIsimADC 會自動根據(jù)采樣速率和采樣大小,將 該頻率轉(zhuǎn)換為相干頻率。圖3 顯示了采用默認(rèn)設(shè)置時(shí)9.7 MHz 單 音輸入的FFT。


圖3. ADIsimADC 中9.7 MHz 時(shí)的單音FFT

設(shè)置ADIsimCLK 以預(yù)測AD9523-1 行為


接著,下載并安裝ADIsimCLK 軟件。安裝完成后,打開程序并選擇文件(File)→新建(New)。將出現(xiàn)一個(gè)窗口,用來選擇各器件,如圖4 所示。


圖4. ADIsimCLK 的器件選擇

遵循與實(shí)際目標(biāo)系統(tǒng)實(shí)施最為相似的設(shè)置方法。本例中使用一個(gè)外部30.72 MHz 時(shí)鐘來為第一個(gè)PLL 提供了參考時(shí)鐘。CrystekCVHD-950 用作雙環(huán)路PLL 中第一個(gè)環(huán)路的VCXO。內(nèi)部VCO頻率設(shè)定為2949.12 MHz,并且在內(nèi)部進(jìn)行3 分頻。OUT7 上的4 分頻提供245.76 MHz 時(shí)鐘。該設(shè)置如圖5 所示。


圖5. ADIsimCLK 內(nèi)的AD9523-1 設(shè)置

ADIsimCLK 還會生成關(guān)于時(shí)鐘輸出的報(bào)告,包括不同積分范圍內(nèi)的輸出相位噪聲和抖動。這些報(bào)告可從各個(gè)輸出所對應(yīng)的選項(xiàng)卡上進(jìn)行查看。在該設(shè)置中,OUT7 用來為AD9467 評估板提供時(shí)鐘。報(bào)告頁如圖6 所示。圖中高亮顯示了主要規(guī)格寬帶抖動。


圖6. ADIsimCLK 中的OUT7 報(bào)告

仿真帶有AD9523-1 的AD9467
ADIsimADC 可以預(yù)測使用AD9523-1 提供時(shí)鐘時(shí)AD9467 的性能。ADIsimCLK 報(bào)告中的寬帶抖動規(guī)格可傳遞到ADIsimADC 畫布上。在FFT 畫布上,ADC Model(ADI 模型)模塊使用戶能夠更新總抖動規(guī)格,如圖7 所示。


圖7. 更新ADIsimADC 模型中的抖動

總抖動可通過對各個(gè)抖動分量求取方和根而計(jì)算得出。這里,孔徑抖動為60 fs,寬帶抖動為215 fs。傳遞到ADIsimADC 的rss 抖動為223.2 fs,這會產(chǎn)生97 MHz 的單音FFT,如圖8 所示。使用更新后的抖動,ADIsimADC 可預(yù)測任何輸入頻率下的預(yù)期性能。


圖8. ADIsimADC 中97 MHz 輸入的單音FFT 和更新后的抖動規(guī)格

關(guān)于抖動的簡短說明


ADC 必須定期對模擬信號進(jìn)行采樣。這要求具有穩(wěn)定的采樣時(shí) 鐘,因?yàn)槿魏尾焕硐氲臅r(shí)鐘源都將產(chǎn)生一定相位噪聲。抖動是指采樣時(shí)鐘載波上兩個(gè)指定頻率偏移之間的時(shí)段上的相位噪聲積分。對于ADC,一般認(rèn)為寬帶噪聲是最重要的因素。ADIsimCLK可計(jì)算寬帶抖動,即對1 kHz 偏移以上的相位噪聲進(jìn)行積分。該寬帶抖動會傳遞到ADIsimADC 模型上,以供了解該抖動對ADC性能的影響。有關(guān)采樣時(shí)鐘抖動對影響ADC 性能有何影響的更多詳細(xì)信息,請參閱AN-756 應(yīng)用筆記"采樣系統(tǒng)及時(shí)鐘相位噪 聲和抖動的影響"。

實(shí)測性能

ADIsimADC的預(yù)測結(jié)果可使用AD9467 評估板和AD9523-1 評估板 進(jìn)行測試。AD9523-1 配置為在OUT7 上產(chǎn)生245.76 MHz LVPECL 時(shí)鐘。該輸出耦合到AD9467 評估板,該評估板已修改為可在J200 和J201 上接受差分時(shí)鐘輸入。該設(shè)置如圖9 所示。


圖9. 帶有AD9523-1 評估板和AD9467 評估板的硬件設(shè)置

該設(shè)置采用2 MHz 至400 MHz 的模擬輸入頻率來采集數(shù)據(jù)。由VisualAnalog 采集單音FFT,并結(jié)合ADIsimADC 的預(yù)測來編譯數(shù)據(jù)并繪制成曲線圖。圖10 顯示了信噪比(SNR)與頻率之間的關(guān)系曲線圖。注意,仿真結(jié)果完美地匹配實(shí)際測量結(jié)果。


圖10. SNR 與模擬輸入頻率之間的關(guān)系曲線圖(ADIsimADC 預(yù)測結(jié)果和實(shí) 測數(shù)據(jù)比較)

圖11 顯示了無雜散動態(tài)范圍(SFDR)數(shù)據(jù)。這些數(shù)字并不完全一致,但模擬數(shù)據(jù)和實(shí)測數(shù)據(jù)之間的總體趨勢在整個(gè)頻率范圍內(nèi)都匹配得相當(dāng)好。SFDR 主要取決于PCB 布局、元件、時(shí)鐘幅度,這些就是差異由來。


圖11. SFDR 與模擬輸入頻率之間的關(guān)系曲線圖(ADIsimADC 預(yù)測結(jié)果和 實(shí)測數(shù)據(jù)比較)

要更好地測量失真,可比較二次諧波失真和三次諧波失真的模擬數(shù)據(jù)和實(shí)測數(shù)據(jù),如圖12 和圖13 所示。如果輸入評估板上ADC中的差分信號在幅度和相位上均衡,并且評估板的布局良好而不會明顯影響差分信號平衡,那么模擬和實(shí)測的HD2 性能將匹配得非常好。

另一方面, HD3 性能與頻率的關(guān)系可能比較難以預(yù)測。ADIsimADC 模型是在表征過程中通過觀察ADC 性能和DNL 數(shù)據(jù)而開發(fā)出的。算法使用插值和外推技術(shù),以便預(yù)測特定頻率時(shí)的動態(tài)范圍,但不能準(zhǔn)確預(yù)測所有點(diǎn)上的HD3 性能。


圖12. HD2 與模擬輸入頻率之間的關(guān)系曲線圖(ADIsimADC 預(yù)測結(jié)果和實(shí)測數(shù)據(jù)比較)


圖13. HD3 與模擬輸入頻率之間的關(guān)系曲線圖(ADIsimADC 預(yù)測結(jié)果和實(shí)測數(shù)據(jù)比較)

實(shí)際的HD3 性能很大程度上取決于各種現(xiàn)實(shí)因素,例如電源電壓、元件選擇、ADC 輸入緩沖器和時(shí)鐘信號質(zhì)量。

HD3 預(yù)測并非總是完全正確,但在頻率上的總體趨勢表明了模擬 數(shù)據(jù)和實(shí)測數(shù)據(jù)之間的良好一致。

在很多系統(tǒng)設(shè)計(jì)中,主要性能指標(biāo)為SNR。SFDR 和動態(tài)范圍取決于很多其他因素。模擬結(jié)果和實(shí)測數(shù)據(jù)之間的SNR 數(shù)字匹配得非常好,這讓系統(tǒng)設(shè)計(jì)人員在選擇ADC 和時(shí)鐘時(shí)可以充滿自信。

結(jié)論

期望縮短設(shè)計(jì)周期的需求給系統(tǒng)設(shè)計(jì)人員在其設(shè)計(jì)中評估新產(chǎn)品 帶來了巨大壓力。硬件評估幾乎是必不可少的,但選擇錯(cuò)誤的硬件組合可能會造成金錢和時(shí)間浪費(fèi)。軟件評估可用于對ADC 產(chǎn)品進(jìn)行快速而簡便的初始測評。ADIsimADC 和ADIsimCLK 為系統(tǒng)設(shè)計(jì)人員提供了一種簡單而有效的方式,讓他們可以合理地選擇ADC 和時(shí)鐘IC。借助這些軟件工具,系統(tǒng)設(shè)計(jì)人員可混搭使用不同的ADC 和時(shí)鐘IC,以此獲得足夠信心來選擇各元件進(jìn)行硬件評估。

致謝

非常感謝Jillian Walsh 在實(shí)驗(yàn)室努力工作,為本論文收集了大量數(shù)據(jù),并感謝Kyle Slightom 在AD9523-1 評估板和軟件設(shè)置方面的幫助。

參考文獻(xiàn)
AN-737 應(yīng)用筆記"如何利用ADIsimADC 完成ADC 建模" ,Brad Brannon 和Tom MacLeod,ADI 公司,2009 年。
AN-756 應(yīng)用筆記"采樣系統(tǒng)以及時(shí)鐘相位噪聲和抖動的影響"Brad Brannon,ADI 公司,2004 年。
ADI 公司高速轉(zhuǎn)換器部,AN-878 應(yīng)用筆記"高速ADC SPI 控制軟件" 。ADI 公司,2007 年。
AN-905 應(yīng)用筆記"VisualAnalog™轉(zhuǎn)換器評估工具1.0 版用戶手 冊"
MT-003 指南"了解SINAD、ENOB、SNR、THD、THD + N 和SFDR, 不在噪底中迷失"。.
"測試高速ADC 的模擬輸入相位不平衡",Rob Reeder,《Test & Measurement World》,2011 年。
"雙環(huán)路時(shí)鐘發(fā)生器可清除抖動并提供多個(gè)高頻輸出"",Kyle Slightom,模擬對話,第48 卷第1 期,2014 年。

關(guān)于作者
Umesh Jayamohan [umesh. jayamohan@analog.com] 是ADI 公司高速轉(zhuǎn)換器部(北卡羅來納州格林斯博羅)的一名應(yīng)用工程師。Umesh 于1998 年獲得印度喀拉拉大學(xué)電氣工程學(xué)士學(xué)位,于2002 年獲得美國亞利桑那州立大學(xué)電氣工程碩士學(xué)位,擔(dān)任設(shè)計(jì)和應(yīng)用工程師已逾7 年。
本文地址:http://www.qingdxww.cn/thread-145819-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點(diǎn)和對其真實(shí)性負(fù)責(zé);文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時(shí)間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區(qū)
  • Dev Tool Bits——使用MPLAB® Discover瀏覽資源
  • Dev Tool Bits——使用條件軟件斷點(diǎn)宏來節(jié)省時(shí)間和空間
  • Dev Tool Bits——使用DVRT協(xié)議查看項(xiàng)目中的數(shù)據(jù)
  • Dev Tool Bits——使用MPLAB® Data Visualizer進(jìn)行功率監(jiān)視
  • 貿(mào)澤電子(Mouser)專區(qū)

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表
主站蜘蛛池模板: 综合五月天婷婷丁香 | 久久99热66这里只有精品一 | 日本人视频18jizz免费 | 欧美日韩中文国产一区二区三区 | 国产无限制自拍 | 欧美另类videos高清精品 | 日韩国产一区二区 | 日本免费黄色网址 | 国内精品自在欧美一区 | 日本成片免费高清 | 日韩精品视频观看 | 久久精品国产精品亚洲婷婷 | aaa大片 | 青青青免费网站在线观看 | 日本高清免费不卡在线 | 99网站在线观看 | 人蛇大战4免费完整版 | 91香蕉视频在线 | 91在线国内在线播放大神 | 两个人日本免费完整版在线观看1 | 日本高清视频www | 男男羞羞视频网站免费 | 精品手机在线视频 | 国产成人精彩在线视频50 | 日日射视频 | 亚洲男女在线 | 靠逼久久 | 亚洲天堂视频在线观看免费 | 日本精品中文字幕在线不卡 | 欧日韩一区二区三区 | 天堂最新版资源www在线 | 亚洲s色大片在线观看 | 69视频在线观看高清免费 | 青青青国产免费全部免费观看 | 国产精品日本一区二区不卡视频 | 日韩毛片网 | 国产精品一区二区三区四区 | 日韩福利一区 | 日日操综合 | 青青青国产在线手机免费观看 | 国产精品拍自在线观看 |