国产毛片a精品毛-国产毛片黄片-国产毛片久久国产-国产毛片久久精品-青娱乐极品在线-青娱乐精品

使用高速數據轉換器快速取得成功的關鍵

發布時間:2020-10-27 17:29    發布者:eechina
作者:Philip Pratt,德州儀器

無論是設計測試和測量設備還是汽車激光雷達模擬前端(AFE),使用現代高速數據轉換器的硬件設計人員都面臨高頻輸入、輸出、時鐘速率和數字接口的嚴峻挑戰。問題可能包括與您的現場可編程門陣列(FPGA)相連、確信您的首個設計通道將起作用或確定在構建系統之前如何對系統進行最佳建模。

本文中將仔細研究這些挑戰。

快速的系統開發

開始新的硬件設計之前,工程師經常會在自己的測試臺上評估最重要的芯片。一旦獲得了運行典型評估板所需的設備,組件評估通常會在理想情況的電源和信號源下進行。TI大多數情況下會提供車載電源和時鐘,以便您可使用最少的測試臺設備以及如圖1所示設置的更實際的電源和信號源來運行電路板。


圖1:典型的ADC評估板

驗證性能后,可將更完整的評估板的示意圖和布局作為那一部分子系統的參考設計部分子。我們的數據采集和模式生成工具支持CMOS、LVDS和JESD204,并附帶操作它們所需的軟件。為您的高速數據轉換器使用評估板用戶指南,可在不到10分鐘的時間內啟動并運行大多數評估板。參見圖2。


圖2:TI的數據采集和模式生成的硬件和軟件

隨著系統變得越來越復雜,您可能需要評估更廣范圍的用例。此時你可能會需要一塊評估板。如果您的評估需求變得復雜,則可使用Python、MATLAB、LabVIEW或C ++軟件通過設備評估板、采集卡解決方案和測試臺設備直接與設備通信。我們支持板的一些很好的示例包括用于LVDS/CMOS的TSW1400EVM以及用于支持JESD204B串行器-解串器(SerDes)協議設備的TSW14J56EVM,如圖3所示。


圖3:TI的用于JESD204B數據采集或模式生成的TSW14J56EVM

TI還支持單臺PC上的有多評估模塊原型的完整系統級模型。例如,通過將KCU105或VCU118等Xilinx FPGA開發套件連接到多個模擬-數字轉換器(ADC)或數字-模擬轉換器(DAC),可同時測試發送和接收通道。

FPGA連通性以及JESD204B和JESD204C

您可能要解決的最大問題之一是如何在FPGA中獲取數據。盡管LVDS和CMOS是簡易接口,但它們在設備上每個管腳上支持的速度極其有限。隨著更新型的高速數據轉換器更普遍地支持> 1 GSPS的輸入或輸出速率,這些接口要么失去市場,要么使設計變得復雜。

為微電子行業制定開放標準的JEDEC創建了JESD204,通過支持超過12.5 Gbps的差分對通道速率來解決此問題。但盡管JESD204最大限度地減少了管腳數量,但它通過對并行數據進行編碼和串行化或反序列化和解碼增加了接口復雜性。

到目前為止,您不得不主要依靠JESD204知識產權(IP)塊和FPGA供應商提供的支持。盡管這些IP塊可很好地工作,但它們以支持任意配置的任何設備的方式提供。這意味著很難為您的特定用例進行了解和配置。您需要花費大量精力自己設計IP,或從第三方IP提供商那里尋求IP。但如果出現問題,第三方IP將需要在實現方面提供幫助和支持。

TI自有的JESD204快速設計IP可針對您的FPGA平臺、數據轉換器和JESD204模式進行預配置和優化。我們的IP需要更少的FPGA資源,同時還可針對每種特定用途進行定制。另一個優點是實現JESD204鏈接僅需數小時或數天,而非數周或數月的時間。

設備模型

隨著直接射頻(RF)采樣和超快SerDes與高速數據轉換器的結合變得越來越普遍,對RF和信號完整性進行建模的能力已成為成功通過首次設計的必要條件。傳統上講,大多數供應商僅為S參數模型中的ADC提供輸入阻抗信息,但TI的ADC12DJ3200、ADC12DJ5200RF和ADC12QJ1600-Q1高頻輸入器件的目標是高達8 GHz的采樣頻率,現在具有包含阻抗和頻率響應信息的S參數模型。

使用此新模型,您可模擬預期的設備行為并優化阻抗匹配。TI的策略是在支持極高的輸入和輸出頻率的設備上提供這些模型,而阻抗匹配和實現所需的頻率響應則更具挑戰性。

在數據轉換器的數字接口側,輸入/輸出緩沖區信息規范(IBIS)是一種通用模型,可為CMOS和LVDS管腳提供物理層信息以及DC和AC類型的行為。對于大多數使用高速JESD204 SerDes的新型數據轉換器,這些模型已改進為IBIS-算法建模接口(AMI),其中包括有助于應用均衡和預加重或后加重的有用信息。IBIS-AMI提供您所需的建模功能,使您首次即可正確使用電路板,同時實現良好的誤碼率、信號完整性和穩健的數據鏈路。圖4所示為RF(綠色)和數字接口(藍色)模型。


圖4:接口建模

結論

無論您使用高速數據轉換器進行設計已有一段時間,還是對高速設計還不太熟悉,都不用擔心,因為TI正設計易于使用的高速數據轉換器。我們構建了一個可簡化所有工作的完整開發環境,如圖5所示。

利用可輕松實現FPGA集成的現成IP、精確的RF系統模型以及市場上穩健的一組靈活、可擴展和可自動化的評估模塊,您可縮短幾個月的固件開發時間、減少昂貴的設計周期并加快從概念到原型的高速設計。


圖5:典型的高速模擬-數字轉換器(ADC)評估環境

本文地址:http://www.qingdxww.cn/thread-606988-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • Dev Tool Bits——使用MPLAB® Discover瀏覽資源
  • Dev Tool Bits——使用條件軟件斷點宏來節省時間和空間
  • Dev Tool Bits——使用DVRT協議查看項目中的數據
  • Dev Tool Bits——使用MPLAB® Data Visualizer進行功率監視
  • 貿澤電子(Mouser)專區

相關在線工具

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表
主站蜘蛛池模板: 99久久国产综合精品五月天 | 91中文字幕在线 | 91网站免费观看 | 白丝美女用脚揉男生的命根 | 成人国产精品免费视频 | 91网站网址最新 | 中国大陆高清aⅴ毛片 | 亚洲一级毛片免费观看 | 一级做a爰片欧美一区 | 污视频免费看网站 | 亚洲第一免费网站 | 欧美成人动漫在线观看 | 丝瓜小猪草莓芭乐榴莲幸福宝 | 五月天视频网 | 男女视频免费 | 亚洲国产成人精品91久久久 | 2022国产麻豆剧传媒剧情 | 自拍视频在线观看完整版 | 日本xxxⅹ69xxxx护士 | 免费人成网站免费看视频 | 国产在线第一区二区三区可以下载 | 久在线视频 | 四虎色| 毛片免费高清免费 | 日韩视频一区二区三区 | 69国产成人综合久久精 | 好男人社区神马www在线观看 | 深夜在线看片 | 日本黄免费 | 六月婷婷在线视频 | 一区二区在线观看高清 | 久久精品99精品免费观看 | 成人精品一区久久久久 | 国产91系列| 亚洲网站在线播放 | 国产黄色在线观看 | 在线观看国产一区二三区 | 视频在线a | 欧美一区二区三区免费看 | 99久久精品费精品国产一区二区 | 国产又色又爽又黄的网站在线一级 |